Intel調整處理器更新頻率 爭取更多研發時間

相較過往一年小改款、一年大改款的「Tick Tock」處理器架構發展模式,Intel終於因為製程技術持續往更小情況將面臨更多挑戰,因此將在未來導入以「Process, Architechture, Optimizaion (製程、架構、最佳化)」三個步驟為主的全新發展模式,藉此讓旗下處理器產品能更充裕時間發展。

螢幕快照 2016-03-23 上午5.31.48_resize

由於從先前22nm進展至14nm時面臨諸多挑戰,因此也讓Intel過往以每隔兩年為週期大幅升級的「Tick Tock」處理器架構發展模式面臨調整。

稍早在長達151頁的企業財務發展說明文件中,Intel確定未來將以「Process, Architechture, Optimizaion (製程、架構、最佳化)」三個步驟為主的全新發展模式,取代現有「Tick Tock」發展模式,藉此能多爭取一些時間投入處理器製程、架構等技術發展,避免因為製程技術無法趕上預期,而使新款處理器推出時程必須一再延後現象,同時也更有辦法說服投資者、消費市場或合作夥伴觀感。

在此之前,Intel已經在Haswell架構進展至Broadwell期間加入Haswell Referesh架構設計,而近期針對Skylake架構準備進展到10nm製程的Cannonlake之間,Intel也計畫增加一款小改款的Kaby Lake架構,與Skylake同樣採用14nm製程,但將在架構設計進行最佳化。

不過,雖然目前處理器進展週期已經開始遠離傳統摩爾定律,同時也確定調整過往兩年一大改的發展策略,Intel仍有信心成為第一家將10nm製程技術套用在旗下處理器產品的廠商,預期仍會以此領先三星、台積電持有技術。Intel強調,往更小的製程技術發展必須投入更高成本與設備資源,而本身也確實持有此市場優勢,因此認為10nm製程技術將能在2017年順利應用在旗下處理器產品。

就Intel稍早說法表示,Cannonlake架構處理器將在2017年下半年內推出,相比上次Intel確定推出時程大約延後半年左右時間,原本計畫可在2016年下半年或2017年初期間推出。

發表迴響

%d 位部落客按了讚: